1. トップ
  2. 新着ニュース
  3. 経済
  4. プレスリリース

RISC-Vのブレークスルー:SpacemiT、次世代AIアプリケーション向けサーバCPUチップV100を開発

共同通信PRワイヤー / 2025年1月9日 9時42分

RISC-Vのブレークスルー:SpacemiT、次世代AIアプリケーション向けサーバCPUチップV100を開発

杭州、中国、2025年1月9日 /PRNewswire/ -- 最近、中国のRISC-V AI CPU企業であるSpacemiTは、サーバー用CPUチップSpacemiT Vital Stone® V100の開発における画期的な進展を発表しました。これにより、サーバー仕様を完全にサポートする完全なRISC-V CPUチップのハードウェアおよびソフトウェア・プラットフォームが提供されます。


主要IP:


RISC-V CPUコアX100、割り込み仮想化をサポートするAIAとAPLIC、メモリ仮想化をサポートするIOMMU、セキュリティ機能をサポートするIOPMP、主流BMCとの通信をサポートするLPCとeSPIなど。


64ビット・サーバーグレードRISC-V CPUコアX100は、SPECINT2006において、2.5GHz@12nmで9ポイント/GHzを超えるシングルコア性能を実現しました。X100は、RVA23プロファイル、完全な仮想化(Hypervisor 1.0、AIA 1.0、IOMMU)、RAS機能、Vector 1.0拡張、ベクターの暗号化と復号化、セキュリティ、64コア・インターコネクトなどをサポートしています。

IOMMU IPは、RISC-V IOMMUアーキテクチャ仕様とAXI4-Stream DTIインターフェイスに準拠し、設定可能なDID、PID、仮想アドレス、物理アドレス幅、さまざまなレベルのトランスレーション・キャッシュ・サイズをサポートします。分散ペリフェラルの仮想化とアクセラレーターのアクセラレーションを可能にするため、SoCバス・システム内のさまざまな場所に柔軟に統合できます。



【画像:https://kyodonewsprwire.jp/img/202501092631-O1-7RUrO8O0


主要サブシステム:


CPUサブシステム、バスサブシステム、IOMMUサブシステム、割り込みサブシステム、デバッグ&トレースサブシステム、クロックとリセットサブシステム、RMU管理と制御サブシステムなどを含みます。これにより、サーバーCPUチッププラットフォームの開発を実現します。


ソフトウェア研究開発の進展:


自社開発のサーバCPUチッププラットフォームをベースに、RISC-V BRS Spec仕様に準拠したサーバプラットフォームファームウェアの開発を完了しました。openSBI/UEFI(BIOS)/Linuxをはじめ、スーパーバイザー・バイナリ・インタフェース(Supervisor Binary Interface、SBI)、UEFI(BIOS)、SMBIOS、ACPIなどの仕様に準拠した低レベルのソフトウェアが含まれます。Linuxオペレーティング・システムは、適合・移植され、GlobalPlatform標準のOP-TEEセキュア・オペレーティング・システムをサポートしています。プラットフォーム・ファームウェアとオペレーティング・システムは、サーバーCPUチップ・プラットフォームのFPGA上で正常に実行され、デモンストレーションできるようになりました。

この記事に関連するニュース

トピックスRSS

ランキング

複数ページをまたぐ記事です

記事の最終ページでミッション達成してください